| 1 | 9. Interrupções                   | 2  |
|---|-----------------------------------|----|
|   | 19.1 Permissão e Inibição         |    |
|   | 19.2 Preservar estado de execução | 2  |
|   | 19.3 Vectorização                 | 2  |
|   | 19.4 Retorno de interrupção       |    |
|   | 19.5 Pedido de interrupção        | 3  |
|   | 19.6 Interrupções no P16          |    |
|   | 19.7 Gestão de interrupções       |    |
|   | 19.8 Exercícios                   | 5  |
|   | 19.8.1 Exercício 1                | 6  |
|   | 19.8.2 Exercício 2                | 10 |
|   | 19.8.3 Exercício 3                | 14 |

# 19. Interrupções

O controlo simultâneo de vários acontecimentos externos por parte do microprocessador, recorrendo exclusivamente ao teste continuado de entradas, torna o desenho das aplicações complexo, principalmente se tivermos que contabilizar tempos e realizar outros processamentos em simultâneo com a observação de vários eventos externos. Para contornar esta dificuldade, os microprocessadores em geral, põem disponível uma entrada, através da qual se pode accionar um mecanismo denominado por interrupção. Este mecanismo consiste no seguinte: o microprocessador, sempre que termina a execução de uma instrução, testa esse pino de entrada (*Interrup Request* - IRQ) e caso este se encontre activo, gera uma chamada para uma rotina específica. Esta rotina, denominada rotina de serviço – (*Interrupt Sercice Rotine* - ISR), executará uma acção relacionada com o evento que desencadeou o pedido de interrupção, retornando em seguida ao programa que foi interrompido. Do ponto de vista macro, a execução da ISR ocorre assincronamente em relação ao programa principal.

Este mecanismo tem várias implicações na arquitectura do processador, uma vez que é necessário assegurar as seguintes operações:

- Dar à aplicação o controlo de inibição e permissão para o microprocessador aceitar o pedido de interrupção;
- Quando ocorrer a interrupção suspender a execução em curso;
- Preservar o valor do PC corrente para assegurar o retorno ao programa interrompido, bem como do estado de execução do microprocessador, ou seja, preservar o valores de alguns registos do microprocessador;
- Impedir o microprocessador de aceitar nova interrupção.
- Vectorizar o microprocessador para a ISR;

Cada uma destas operações tem diversas formas de implementação.

#### 19.1 Permissão e Inibição

A inibição ou permissão de interrupções consiste na manipulação de uma *flag* que representa o estado de aceitação de interrupções. Esta *flag* é iniciada no estado de inibição.

O microprocessador ao atender uma interrupção tem que ficar automaticamente impedido de aceitar novas interrupções para poder prosseguir executando as instruções da ISR sem ser interrompido descontroladamente. Este facto levanta um problema no retorno ao programa interrompido, uma vez que é necessário repor na íntegra o estado de execução do microprocessador, inclusive o estado de aceitação das interrupções, dai que o retorno e a permissão de interrupção tenham que ser feita de forma indivisível.

## 19.2 Preservar estado de execução

Quanto ao preservar do valor corrente do PC, é por norma utilizado o mecanismo disponível no microprocessador para dar suporte à implementação de rotinas (STACK ou registo LINK). Quanto à preservação do valor dos restantes registos do microprocessador ou fica ao cuidado do programador, salvaguardá-lo numa estrutura de dados auxiliar, ou existe uma duplicação de registos do microprocessador e que são comutados automaticamente pelo processador ao atender a interrupção.

## 19.3 Vectorização

Depois de ser salvo o contexto do programa interrompido procede-se à vectorização para a ISR, que consiste em colocar como conteúdo do registo PC o endereço da ISR associada à interrupção.

O estabelecimento do endereço da ISR pode ser feito de várias formas, como por exemplo:

- Valor constante estabelecido pela arquitectura do microprocessador;
- Leitura a partir do barramento de uma instrução (Intel 8085);
- Leitura a partir do barramento de um índice de uma tabela onde são estabelecidos os endereços das respectivas ISRs (Intel x86).

## 19.4 Retorno de interrupção

No retorno ao programa interrompido a arquitectura tem que providenciar mecanismos que possibilitem simultaneamente o retorno e a reposição do estado de aceitação de interrupções. E novamente aqui existem várias soluções: ou uma instrução de permissão de interrupções com efeito retardado para possibilitar a execução da instrução de retorno com o microprocessador ainda inibido; ou uma instrução específica que execute de forma integrada a reposição do estado do processador e o retorno ao programa interrompido. Também se pressupõe que o processamento realizado pela ISR levou o elemento que gerou a interrupção a retirar o pedido de interrupção.

# 19.5 Pedido de interrupção

O microprocessador pode disponibilizar uma ou mais entradas para pedido de interrupção (Interrupt Request - IRQ). Estas entradas podem ter várias naturezas de excitação, nomeadamente: level-sensitive, edge-trigger-sensitive, edge-level-sensitive. Esta variedade de sensibilidades está directamente associada ao tipo de dispositivos que requerem interrupção. As entradas de interrupção com natureza level-sensitive só podem ser utilizadas por periférico que tenham a capacidade de retirar o pedido de interrupção quando forem acedidos pela ISR, caso contrário, deverão utilizar entradas de interrupção com sensibilidade edge-trigger-sensitive ou edge-level-sensitive, permitindo desta forma que o pedido ainda permaneça no momento de retornar da ISR.

## 19.6 Interrupções no P16

O P16 põe disponível uma entrada de IRQ denominada nEXINT, activada com valor lógico zero e com natureza de excitação *level-sensitive*, ou seja, requer interrupção enquanto a entrada permanecer activa. Como já foi anteriormente referido, as entradas de interrupção com este tipo de sensibilidade requerem que o periférico não mantenha o pedido no momento de retornar da ISR (ver exemplo 1). O P16 amostra a entrada nEXINT a meio de T3 ou T6 como mostra a Figura 19 -1, e caso esteja activa, transita de T3/T6 para o estado de interrupção TINT, onde desenvolve as acções que lhe estão associadas e que adiante descreveremos. A passagem do microprocessador pelo estado de interrupção é assinalada nos *bits* de estado S1 e S0, possibilitando que o dispositivo que requereu interrupção seja informado antecipadamente da aceitação da interrupção por parte do microprocessador e assim dispor de mais tempo antes de ser acedido. Esta informação pode ser utilizada pelos dispositivos geradores e gestores de interrupções.



Figura 19-1 Diagrama temporal do estado de interrupção

A introdução do mecanismo de interrupções no P16 implica alterações à estrutura inicial para poder realizar as operações anteriormente descritos. Estas alterações terão uma complexidade acrescida, pelo facto de se pretender que a estrutura responda ao esquema de prioridades *fully nested*. Num esquema de prioridades *fully nested* uma ISR pode ser interrompida por outra interrupção mais prioritária.

As alterações são as seguintes: criação de um segundo registo LR e adição de duas *flags* ao registo CPSR, uma para inibição e permissão de interrupções – denominada I (*Interrupt*) – e outra para indicar se o microprocessador se encontra a servir uma interrupção ou a executar o programa normal – denominada M (*Mode*).



Figura 19-2: Registos do P16

Aquando de uma interrupção o microprocessador realiza as seguintes acções:

Copia o valor do registo CPSR para o registo SPSR;

- Coloca a um a *flag* M do registo CPSR mudando o microprocessador do modo normal para modo interrupção. Esta acção comuta o registo LR da aplicação para o registo LR da interrupção;
- Coloca a zero a flag I do registo CPSR inibindo assim as interrupções;
- Copia o valor do registo PC para o registo LR do modo de interrupção;
- Coloca o valor dois no registo PC, vectorizando o processamento para o endereço 0x0002, ponto de entrada da interrupção.

Para garantir indivisibilidade entre as várias acções que são necessárias realizar para o retorno da interrupção é utilizada a instrução **movs pc, lr** que, além de copiar para o registo PC o valor do registo LR de modo interrupção, copia o valor do registo SPSR para o registo CPSR. Se o valor do registo SPSR não for alterado pela ISR, esta cópia repõe a permissão de interrupções e o modo normal, que por sua vez implica comutação do registo LR.

# 19.7 Gestão de interrupções

É natural nos sistemas baseados em microprocessadores existirem várias fontes de interrupção. Como o microprocessador põe disponível uma única entrada para pedido de interrupção, o sistema deverá dispor de um dispositivo periférico que faça a gestão dos vários pedidos de interrupção contemplando: as diferentes sensibilidades, a simultaneidade dos pedidos, a prioridade entre cada um dos pedidos e gerar interrupção ao microprocessador. Este periférico, normalmente denominado por PIC (*Peripheral Interrupt Controller*) põe disponíveis várias entradas de interrupção e permite através de programação:

- Definir a sensibilidade da excitação de cada uma das entradas de interrupção (Level, Edge trigger ou Edge Level);
- Inibir e desinibir individualmente cada entrada de interrupção;
- Definir um qualquer esquema de prioridades (*Linear, Round Robin, Rotation, Fully Nested*, etc.) que assegure que, de entre os vários pedidos de interrupção presentes, é indicado ao microprocessador o índice do mais prioritário, segundo o esquema de prioridades estabelecido.

#### 19.8 Exercícios

Com os exercícios que se seguem pretende-se exemplificar a utilização do mecanismo de interrupções na interacção com dispositivos periféricos. Os exercícios são apresentados numa sequência que visa a introdução gradual dos métodos de programação utilizados em ambiente de interrupções. Em cada exercício começa por se apresentar a solução de programação em linguagem C, para facilitar a descrição e a percepção algorítmica. Em seguida é apresentada a solução de programação em linguagem *assembly*, acompanhada de explicação detalhada dos aspectos relacionados com o processamento das interrupções.

Os esquemas eléctricos assim como o código *assembly* são apresentados com os detalhes que permitem a sua replicação em laboratório sem necessidade de recorrer a outras fontes de informação. Designadamente, todas as ligações são apresentadas em esquema unifilar com indicação das referências dos pinos de ligação, assim como a inclusão de todo o código auxiliar.

Recomenda-se a análise dos exercícios em sequência, porque determinadas operações que se repetem num exercício seguinte não voltam a ser explicadas.

#### **19.8.1 Exercício 1**

O relógio de sistema (*system clock*) é um recurso quase sempre disponível num sistema computacional. Esse relógio assume normalmente a forma de um contador que incrementa ou decrementa monotonamente com a passagem do tempo, a um ritmo definido. Os programas de aplicação podem basear-se neste contador para realizar temporizações. O contador pode concretizar-se como um contador *hardware*, uma variável em memória ou ambos.

Neste exercício propõe-se a criação de um relógio de sistema baseado numa variável em memória. O incremento dessa variável será realizado numa rotina de atendimento de interrupção – ISR – que será invocada por acção de um sinal de relógio, aplicado à entrada de interrupção do processador.

Para teste do relógio de sistema é utilizado um programa que faz piscar, a um dado ritmo, um LED ligado num *bit* do porto de saída.

Se se aplicasse directamente o sinal de relógio – saída do oscilador – à entrada de interrupção, o pedido de interrupção estaria activo enquanto o sinal estivesse a zero. O que, para um sinal de 100 Hz (valor comummente usado), com *dutty cycle* de 50 %, corresponde a 5 ms. Durante este período a ISR seria executada inúmeras vezes, quando o que se pretende é executá-la apenas uma vez, em cada ciclo do relógio.



Uma solução possível consiste em intercalar um *flip-flop*, sensível à transição, entre o sinal de relógio e a entrada de interrupção. O que permite controlar o pedido de interrupção, retirando-o após a primeira aceitação – acção CLR sobre o *flip-flop* – e deixar o *flip-flop* receptivo a nova transição e consequentemente a gerar novo pedido de interrupção, apenas num novo ciclo de relógio.



Como realizar a acção CLR sobre o flip-flop?

Uma solução consiste em executar na ISR, um acesso a determinado endereço do espaço de entradas/saídas. Em *hardware* a detecção desse acesso provocará a acção CLR.

Por exemplo, na montagem seguinte, para activar o sinal CLR executa-se uma instrução LDR sobre o endereço 0xFF40. (No SDP16, endereçar a 0xFF40 ativa o sinal nCS\_EX0.)



No programa

seguinte apresenta-se uma solução de programação em linguagem C. O relógio de sistema é concretizado na variável system\_clock. Esta variável é incrementada na ISR em cada invocação desta função – linha 19. No programa principal, é utilizada para realizar um compasso de espera. Na linha 11 é tomado o seu valor na variável initial e durante o while, na linha 12, é continuamente calculada a diferença entre o seu valor actual e o valor em initial. Nas primeiras iterações não haverá diferença, mas à medida que o tempo passa, e as interrupções se vão sucedendo, o valor de system\_clock aumenta e a diferença também aumenta, até atingir o valor HALF PERIOD. A função auxiliar port\_output realiza a escrita no porto de saída.

A função auxiliar **interrupt\_enable** coloca a *flag* I a um, para permitir ao processador aceitar interrupções.

A função auxiliar irequest clear elimina o pedido de interrupção.

```
1
     #define
                  LED MASK
2
     #define
                  HALF PERIOD 50
3
4
     volatile uint16 t system clock;
5
6
     void main() {
7
            uint8 t led state = 0;
8
            interrupt_enable();
9
            while (1) {
                  port_output(led state & LED MASK);
10
11
                  uint16 t initial = system clock;
12
                  while (system clock - initial < HALF PERIOD)
13
14
                  led state = ~led state;
15
            }
16
     }
17
18
     void isr() {
19
            system clock++;
20
            irequest clear();
```

21 }

## PROGRAMA EM ASSEMBLY

Na implementação em linguagem *assembly* poderão observar-se os detalhes de implementação ao nível do processador.

A secção .startup contém o código de preparação, adequado à utilização do mecanismo de interrupção. Ao aceitar a interrupção o processador simula a execução de uma instrução bl para o endereço 0x0002. Nesse endereço, deve ser colocado programa que conduza à rotina de atendimento (ISR). No exemplo, esse código corresponde a ldr pc, add\_isr, na linha 3, que carrega em PC o endereço de isr, provocando a passagem para essa rotina.

A função interrupt enable que é traduzida pela sequência<sup>1</sup>

```
mov r0, IFLAG_MASK msr cpsr, r0
```

coloca a *flags* I a um, permitindo ao processador aceitar interrupções. O símbolo **IFLAG\_MASK** é equivalente a **0x10** porque a *flag* I ocupa a posição 4 no registo CPSR.

O atendimento de interrupção dá-se depois do processamento de uma qualquer instrução e antes da execução da instrução seguinte, sem que o programador controle o local do programa em que ocorre. Nessa altura todos os registos do processador contêm dados do programa interrompido que não podem ser corrompidos. Os registos LR e CPSR são preservados pelo processador, os restantes ficam a cargo do programador. Antes de utilizar algum registo, a ISR deve salvaguardar o seu conteúdo e restaurá-lo antes de retornar ao programa interrompido. No exemplo, a ISR utiliza apenas os registos RO e R1, o seu conteúdo prévio é guardado no *stack* à entrada na função pelas instruções PUSH nas linhas 66 e 67 e é reposto à saída pelas instruções POP nas linhas 78 e 79.

O retorno ao programa interrompido é efetivado pela instrução **movs pc, 1r** na linha 80. Esta instrução além de colocar o conteúdo de LR em PC e assim retornar ao programa interrompido, restaura também os conteúdos dos registos CPSR e LR. O CPSR por cópia de SPSR e LR por comutação da visibilidade dos registos reais.

A operação de eliminação do pedido de interrupção, representada pela função <code>irequest\_clear</code>, é realizada nas linhas 75 a 77. Começa-se por carregar em R0 o endereço 0xFF40 e em seguida a execução da instrução <code>ldr r0</code>, <code>[r0]</code> ativa simultaneamente os sinais <code>nCS\_EXO</code> e <code>nRD</code>. O local da rotina ISR onde esta operação é realizada é indiferente, porque toda a rotina é executada com o processador em estado de não aceitação de interrupções – <code>flag</code> I a zero.

```
1 .section .startup
```

<sup>1 –</sup> Na tradução para linguagem *assembly*, o que na linguagem C representa a chamada a uma função, pode não ser traduzido pela chamada a uma rotina *assembly*, pode apenas ser substituido diretamente pelas instruções que realizam a acção da função – tradução *inline* .

```
2
        b
               start
 3
        ldr
              pc, addr_isr
 4
   start:
 5
              sp, addr_stack_top
        ldr
              r0, addr_main
 6
        ldr
 7
        mov
              r1, pc
 8
        add
              lr, r1, 4
 9
        mov
              pc, r0
10
        b
11 addr_stack_top:
12
        .word stack top
13 addr main:
        .word main
14
15 addr isr:
        .word isr
17
18
        .text
19
20
        .data
21
22
        .section
                    .stack
23
                    STACK SIZE, 64
        .equ
24
                    STACK SIZE
        .space
25 stack_top:
26
27 /*-----
28 */
29
        .data
30 system clock:
        .word 0
31
                                      ; volatile uint16_t system_clock;
32
33
        .equ LED MASK, 1
34
        .equ IFLAG_MASK, 0x10
35
        .equ HALF PERIOD, 50
36
37
38
        .text
39 main:
40
        mov
              r4, 0
                                      ; uint8 t led state = 0
41
              r0, IFLAG MASK
                                      ; interrupt_enable();
        mov
42
        msr
              cpsr, r0
43 while:
                                      ; while (1) {
              r0, LED MASK
44
        mov
              r0, r0, r4
45
        and
46
        bl
              port output
                                      ; port output(led state & LED MASK);
47
        ldr
              r1, addr_system_clock
        ldrb
48
              r5, [r1]
                                      ; uint16_t initial = system_clock;
49 while1:
                                      ; while (
50
              r0, [r1]
                                           system_clock - initial
        ldr
51
              r0, r0, r5
        sub
              r2, HALF_PERIOD & 0xff
52
        mov
53
        movt r2, HALF PERIOD >> 8
                                            < HALF PERIOD)
54
        cmp
              r0, r2
55
        blo
              while1
56
57
```

```
58
            r4, r4
       not
                                 ; led state = ~led state;
59
60
       b
            while
61
62 /*-----
63 */
64
       .equ IREQUEST CLEAR ADDRESS, 0xff40
65
       .text
66 isr:
67
       push r0
68
       push
            r1
69
70
       ldr
            r1, addr_system_clock ; system_clock++;
71
       ldr
            r0, [r1]
72
       add
            r0, r0, 1
73
       str
            r0, [r1]
74
75
       mov
            r0, IREQUEST CLEAR ADDRESS & 0xff ; irequest clear();
76
       movt
            r0, IREQUEST CLEAR ADDRESS >> 8
77
       ldr
            r0, [r0]
78
79
            r1
       pop
80
            r0
       pop
81
       movs
            pc, lr
82
83 addr system clock:
64
       .word system clock
85
86 /*-----
87 */
88
       .equ SDP16 PORT ADDRESS, 0xff00
89
90 port_output:
            r1, SDP16 PORT ADDRESS & 0xff
91
       mov
92
       movt r1, SDP16 PORT ADDRESS >> 8
       strb r0,[r1]
            pc, lr
       mov
```

#### 19.8.2 Exercício 2

Baseado no SDP16, e utilizando o mecanismo de interrupções, implementar o controlo de intermitência de um LED. Considere que se dispõe de um botão de pressão ligado num *bit* do porto de entrada e o LED se encontra ligado num *bit* do porto de saída.

Uma pressão no botão inverte o funcionamento do LED – se estava apagado passa a intermitente e se estava intermitente passa a apagado.

Os estados naturais de um LED são apagado ou aceso. A intermitência é realizada artificialmente por programação, apagando e acendendo o LED a um dado ritmo. Para o programa realizar esta tarefa necessita de uma referência temporal.

A solução proposta consiste em usar um sinal de relógio para gerar interrupção e provocar a execução da ISR a um dado ritmo. Na sua execução, a ISR define o estado do LED. Por exemplo, se se pretender que a intermitência tenha o ritmo de um segundo – meio segundo aceso e meio segundo apagado – o sinal de

relógio deve ter, no mínimo, uma frequência de 2Hz. E assim, a ISR deverá inverter o estado do LED em cada execução.

Uma solução para eliminação do pedido de interrupção consiste em utilizar algum sinal *hardware* que por ventura o processador active a quando da aceitação de interrupção. Este método tem a vantagem de realizar automaticamente a acção CLR do *flip-flop*. No caso do P16, podem-se utilizar os sinais de *status* S0 e S1, que o processador coloca simultaneamente a um, indicando o atendimento de interrupção.



No programa seguinte apresenta-se uma solução de programação em linguagem C. O estado do programa é baseado em duas variáveis: <code>blink\_state</code>, que representa o estado de intermitência do LED – intermitência activa ou intermitência inactiva – e <code>led\_state</code>, que representa o estado instantâneo do LED – apagado ou aceso. No programa principal, entre as linhas 7 e 11, monitoriza-se o estado do botão e age-se sobre a variável <code>blink\_state</code>. Na ISR inverte-se o estado do LED e actualiza-se a sua visualização no porto de saída.

As funções auxiliares **port\_input** e **port\_output** realizam respetivamente a leitura do porto de entrada e a escrita no porto de saída. A função auxiliar **interrupt\_enable** coloca a *flag* I a um para permitir a aceitação de interrupções.

```
1
    volatile uint8 t blink state = 0;
2
    uint8 t led state = 0;
3
3
    void main() {
4
          port output(led state & LED MASK);
5
           interrupt enable();
6
           while (1) {
7
                 while ((port input() & BUTTON MASK) == 0)
8
9
                 blink state = ~blink state;
10
                 while ((port input() & BUTTON MASK) != 0)
11
12
           }
13
    }
14
15
    void isr() {
```

# PROGRAMA EM ASSEMBLY

Na implementação em linguagem *assembly* poderão observar-se os detalhes de implementação ao nível do processador.

As funções port input e port output são traduzidas pelas sequência de instruções

```
ldr r1, addr_port
ldrb r0, [r1]
e
ldr r1, addr_port
strb r0, [r1]
```

respectivamente.

Na ISR apenas são utilizados os registos R0 e R1 por isso apenas estes são salvos no *stack* – linhas 70, 71, 90 e 91.

O pedido de interrupção é eliminado automaticamente por *hardware*. *D*aí a ausência de programação para esse fim na ISR.

```
1
            .section .startup
2
                 start
           b
3
            ldr
                  pc, addr isr
     _start:
4
5
                  sp, addr stack top
            ldr
                  r0, addr main
6
            ldr
7
                  r1, pc
           mov
8
            add
                  lr, r1, 4
9
           mov
                  pc, r0
10
           b
11
     addr_stack_top:
12
            .word stack top
13
     addr main:
14
            .word main
15
     addr isr:
16
            .word isr
17
18
            .text
19
20
            .data
21
22
            .section .stack
23
            .equ STACK SIZE, 64
24
            .space
                        STACK SIZE
25
     stack_top:
26
```

```
/*-----
27
    */
28
29
          .data
30
    blink state:
                    ; uint8 t blink state;
31
          .byte 0
32
    led state:
33
          .byte 0
                    ; uint8 t led state;
34
35
          .equ BUTTON MASK, 1
36
          .equ LED MASK, 1
          .equ IFLAG MASK, 0x10
37
38
39
          .equ SDP16 PORT ADDRESS, 0xff00
40
41
          .text
42
    main:
43
               ldr
44
          ldrb
               r0, [r1]
               r1, LED_MASK
45
          mov
46
          and
               r0, r0, r1
47
          ldr
               r1, addr_port
48
          strb r0, [r1]
49
               r0, IFLAG MASK
                                   ; interrupt enable();
          mov
50
               cpsr, r0
          msr
               r2, BUTTON MASK
51
          mov
52
    while:
                                     ; while (1) {
53
    while1:
                                      ; while ((
54
               r1, addr port
         ldr
                                     ; port input()
55
          ldrb r0, [r1]
56
          and
               r0, r0, r2
                                     ;
                                            & BUTTON MASK)
                                                ==\overline{0})
57
          bzs
               while1
58
          ldr
               r1, addr_blink_state
59
          ldrb r0, [r1]
                                     ; blink_state = ~blink_state;
          not
60
               r0, r0
61
          \mathtt{strb}
               r0, [r1]
    while2:
62
                                     ; while ((
               r1, addr port
63
          ldr
                                        port input()
          ldrb
               r0, [r1]
64
65
          and
               r0, r0, r2
                                          & BUTTON MASK)
                                     ;
66
          bzc
               while2
                                                ! = 0)
                                      ;
               while
67
          b
68
69
   isr:
70
          push r0
71
          push r1
72
73
          ldr
               r1, addr blink state ; if (blink state != 0)
74
          ldrb
               r0, [r1]
75
          add
               r0, r0, 0
               r1, addr_led_state
76
          ldr
               isr_if_else
77
          beq
78
          ldrb r0, [r1]
                                      ; led state = ~led state;
          not
79
               r0, r0
80
          b
               isr if end
81
    isr if else:
82
          mov
               r0, 0
                                      ; led state = 0;
```

```
83
     isr if end:
84
            strb
                  r0, [r1]
85
            mov
                  r1, LED MASK
                                            ; port_output(led_state & LED_MASK);
                  r0, r0, r1
86
            and
87
            ldr
                  r1, addr port
88
                  r0, [r1]
            strb
89
90
                  r1
           pop
91
                  r0
            pop
92
           movs
                  pc, lr
93
94
     addr blink state:
95
            .word blink state
96
97
     addr led state:
98
            .word led state
99
100
     addr port:
            .word SDP16 PORT ADDRESS
```

#### 19.8.3 Exercício 3

Tendo como base o SDP16, propõe-se a realização de um cronómetro de segundos, em contagem descendente. A contagem começa com um valor pré-definido, termina em zero e é iniciada ou reiniciada sempre que o botão é premido.

O valor corrente do cronómetro é visualizado num mostrador formado por um dígito de sete segmentos, ligado nos *bits* O0 a O6 do porto de saída. O estado do botão é recolhido no *bit IO* do porto de entrada.

Como solução para eliminação do pedido de interrupção – *clear* do *flip-flop* – é utilizado o *bit* O7 do porto de saída. Esta solução tem a vantagem de não necessitar de *hardware* adicional e a desvantagem de o programa ter que realizar operações de contextos diferentes sobre o mesmo porto de saída.



No programa principal começa-se por afixar o valor zero no mostrador, ao que se segue a detecção de pressão do botão. Admitindo que a pressão do botão provoca a ida do sinal de entrada para o valor lógico um, esse evento provoca a transição do programa da linha 9 para a linha 15. Neste trânsito, são realizadas as acções necessárias para desencadear uma contagem, designadamente:

- linha 11 iniciar o contador de tempo (variável time);
- linha 12 afixar o valor inicial no mostrador;
- linha 13 eliminar eventual pedido de interrupção devido a transição de relógio anterior;
- linha 14 permitir a aceitação das interrupções que farão evoluir a contagem.

Admitindo que a frequência do relógio aplicado à entrada de interrupção é de 1 Hz, a ISR será executada de um em um segundo.

No início do processamento da ISR, começa-se por decrementar o contador de tempo e verificar se atingiu o valor final – zero. Em caso afirmativo, inibe-se a aceitação de novas interrupções através da função interrupt\_clear. Até haver nova pressão no botão e ser executada a acção interrupt\_enable não haverá mais interrupções e o valor zero permanecerá afixado no mostrador,

A função **display\_write**, invocada na linha 23, atualiza o mostrador com o valor atual do contador de tempo.

A função **irequest\_clear**, invocada nas linhas 13 e 24, elimina o pedido de interrupção presente no *flip-flop*, pulsando a zero o *bit* do porto de saída ligado à entrada CLR do *flip-flop*.

```
1
     #define
                 TIME MAX
2
     #define
                 BUTTON MASK 1
3
4
    volatile uint8 t time;
5
    void main() {
6
7
           display write(0);
8
           while (1) {
9
                 while ((port_input() & BUTTON MASK) == 0)
10
                  time = TIME MAX;
11
                 display write(time);
12
13
                 irequest clear();
14
                  interrupt enable();
15
                 while ((port input() & BUTTON MASK) != 0)
16
17
           }
18
     }
19
20
    void isr() {
21
           if (--time == 0)
22
                  interrupt disable();
23
           display write(time);
24
           irequest clear();
25
     }
26
27
     uint8 t port image;
```

```
28
29
    #define DISPLAY MASK
                              0x7f
30
31
    const uint8 t bin7seg[] =
           {0x3f, 0x06, 0x5b, 0x4f, 0x66, 0x6d, 0x7d, 0x07, 0x7f, 0x6f};
32
33
34
    void display write(uint8 t value) {
          port image &= ~DISPLAY MASK;
35
36
          port image |= bin7seg[value];
37
          port output(port image);
38
    }
39
40
    #define IREQUEST CLEAR MASK
                                    0x80
41
42
    void irequest clear() {
43
          port output(port image & ~IREQUEST CLEAR MASK);
44
          port output(port image |= IREQUEST CLEAR MASK);
45
    }
```

Como o acesso ao porto de saída implica a escrita simultânea dos 8 *bits* – unidade mínima de endereçamento no P16 – coloca-se o problema de atualizar o mostrador sem fazer *clear* ao *flip-flop* ou o de fazer *clear* ao *flip-flop* sem perturbar a imagem no mostrador.

Numa situação simples como a deste exemplo, em que ambas as operações são realizadas no contexto da ISR, o problema resolve-se facilmente reunindo os dados a escrever no mostrador com o comando do *flip-flop*.

Com o objetivo de executar estas operações em contextos independentes, a programação das funções display\_write e irequest\_clear deve integrar a solução deste problema.

Para que num dado contexto, se possa manter o estado do porto de saída, relativo a outros contextos, devese conhecer esse estado. Por exemplo, para que ao fazer *clear* ao *flip-flop*, não se altere o mostrador é necessário conhecer o que este tem afixado para tornar a escrever o mesmo valor.

Como não é possível ler de um porto de saída – a não ser que este esteja ligado a um porto de entrada – na implementação destas funções recorre-se à utilização da variável **port\_image** para guardar o valor atual do porto de saída. Cada função modifica apenas o seu conjunto de *bits* e mantém os restantes. Sendo a atualização do porto de saída, acompanhada da atualização desta variável.

#### PROGRAMA EM ASSEMBLY

As funções **port\_input**, **port\_output** e **interrupt\_enable** têm implementação igual às dos exercícios anteriores.

A função interrupt disable é traduzida pelas instruções

```
mrs r0, spsr
mov r1, ~IFLAG_MASK
and r0, r0, r1
msr spsr, r0
```

Como é executada no contexto da ISR, atua sobre o registo SPSR, que é a cópia do CPSR do programa interrompido. Ao terminar a ISR, a instrução **movs pc, 1r** copia o conteúdo de SPSR para CPSR colocando a *flag* I a zero e assim inibindo a aceitação de novas interrupções. Na eventualidade de ser necessário implementar esta função no contexto do programa principal esta deverá atuar diretamente sobre o registo CPSR.

Os conteúdos de RO, R1, R2, R3 e LR são salvaguardados no início da ISR, nas linhas 40 a 44, porque no corpo da ISR irão ser invocadas as funções display\_wite e irequest\_clear. Segundo o protocolo de chamada a funções, os registos RO a R3 são utilizados para passagem de argumentos e podem ser alterados pela função chamada. Os restantes registos são salvaguardados pela função chamada, caso venham a ser utilizados, dispensando a sua salvaguarda na ISR. O registo LR é modificado pela própria instrução BL, por isso também tem que ser salvaguardado na ISR.

Se a própria função ISR utilizar algum registo de ordem superior a R3, terá ela própria que o salvaguardar.

```
1
                 TIME MAX, 9
           .equ
2
3
                 BUTTON MASK, 1
           .equ
4
           .equ
                 IFLAG MASK, 0x10
5
           .equ PORT ADDRESS, 0xff00
6
7
           .data
8
     time:
9
                        ; uint t time = 0;
           .byte 0
10
11
           .text
12
    main:
13
                 r0, 0
           mov
14
           bl
                 display write
    while:
15
                                           ; while (1) {
    while1:
                                           ; while ((
16
                 r1, addr port
           ldr
                                                 port input()
17
           ldrb r0, [r1]
18
           mov
                 r2, BUTTON MASK
19
           and
                 r0, r0, r2
                                           & BUTTON MASK)
20
           bzs
                 while1
                                                       == 0)
21
                 r0, TIME MAX
                                           ; time = TIME MAX;
           mov
                 r1, addr time
22
           ldr
23
           strb r0, [r1]
24
           bl
                 display_write
25
                 irequest clear
           bl
26
           mov
                 r0, IFLAG MASK
                                           ; interrupt enable();
27
           msr
                 cpsr, r0
28
    while2:
                                           ; while ((
29
           ldr
                 r1, addr port
                                                 port input()
30
           ldrb
                 r0, [r1]
           mov
31
                 r2, BUTTON MASK
32
           and
                 r0, r0, r2
                                                  & BUTTON MASK)
33
           bzc
                 while2
                                                        ! = 0)
34
                 while
35
36
```

```
37
    */
38
          .text
39
    isr:
40
          push r0
41
          push
               r1
42
          push r2
43
          push r3
44
          push lr
45
46
               r1, addr time
                                     ; if (--time == 0)
          ldr
          ldrb r0, [r1]
47
               r0, r0, 1
48
          sub
49
          strb r0, [r1]
50
          bzc
               isr if end
51
          mrs
               r2, spsr
                                       ; interrupt disable();
               r1, ~IFLAG MASK
52
          mov
53
               r2, r2, r1
          and
54
          msr
                spsr, r2
55
    isr if end:
56
          bl
               display_write
                                      ; display_write(time);
57
58
          bl
                irequest clear
59
               1r
          pop
60
               r3
          pop
61
          pop
               r2
62
               r1
          pop
63
               r0
          pop
64
          movs pc, lr
65
66
    addr time:
67
          .word time
68
69
    /*----
70
71
          .data
72
    port image:
73
          .byte 0
74
75
          .equ DISPLAY MASK, 0x7f
76
77
          .text
    display write:
78
79
                                   ; port image &= ~DISPLAY MASK;
          ldr
               r1, addr_port_image
80
          ldrb r2, [r1]
               r3, ~DISPLAY MASK
81
          mov
82
          and
               r2, r2, r3
83
          ldr
               r3, addr_bin7seg
                                      ; port image |= bin7seg[value];
84
          ldrb r0, [r3, r0]
85
               r2, r2, r0
          or
86
          strb r2, [r1]
               r1, addr_port
87
                                      ; port_output(port_image);
          ldr
          strb r2, [r1]
88
89
          mov
               pc, lr
90
91
    bin7seg:
92
          .byte 0x3f, 0x06, 0x5b, 0x4f, 0x66, 0x6d, 0x7d, 0x07, 0x7f, 0x6f
```

```
93
94
    addr bin7seg:
95
         .word
                bin7seg
96
97
    /*-----
98
99
         .equ IREQUEST CLEAR MASK, 0x80
100
         .text
101 irequest clear:
102
         ldr r1, addr_port_image
         ldrb r0, [r1]
103
        mov r3, ~IREQUEST_CLEAR_MASK
104
105
        and r3, r0, r3
        ldr r2, addr_port
106
107
        strb r3, [r2]
                                   ; port_output(port_image & ~CLEAR_MASK);
108
        mov r3, IREQUEST_CLEAR_MASK
        or r3, r0, r3
109
        strb r3, [r2]
110
111
        strb r3, [r1]
                                   ; port_output(port_image |= CLEAR_MASK);
112
        mov pc, lr
113
114 addr port:
115
        .word PORT_ADDRESS
116
117 addr port image:
118
         .word port_image
```